个人信息
Personal Information
联系方式
Contact Information
个人简介
Personal Profile
自2005年起从事微处理器研究,先后参与32位高性能嵌入式CPU、64位可扩展多处理器芯片、基于片上网络的SIMD多核CPU、高性能低功耗DSP等研发工作。专长于嵌入式处理器体系结构设计、行为模型建立与评估、逻辑设计与验证,具有丰富的超深亚微米工艺数字集成电路设计项目管理经验。具备多种生产工艺下的流片、封测经验,已授权发明专利14项,并获得上海市科技成果证书(第五完成人)、教育部技术发明一等奖(第六完成人)、上海市科技进步一等奖(第十二完成人)。
国家重大专项:
(1)面向LTE-Advanced的多层/多小区协作关键技术研究(2013ZX03003004)
(2)5G Ka波段和高低频段协同试验系统研发(2016ZX03001015)
国家自然科学基金项目:
(1)基于无速率联合编码调制的无缝链路自适应技术(面上项目,61571329)
(3)数模协同视频软传输的编码及优化(地区项目,61762053)
科技部国际合作项目:
(1)基于片上网络的类MIPS体系结构单指令多数据流多核CPU研发(2009DFA12090)
863计划项目:
(1)32位高性能嵌入式CPU开发(2002AA1Z1030)
(2)64位可扩展多处理器芯片中法合作模式与关键技术研究(2005AA1Z1040)
(3)中法合作多核CPU(2005AA1Z1290)
教育部项目:
(1)完全自主知识产权基于IP核CPU产业化开发(10415)
广东省重点领域研发计划新一代通信与网络重大科技专项
(1)嵌入式高性能数字信号处理器(DSP)关键技术研究(2018B010115002)
(1)An efficient pseudorandom test pattern generator. International Conference on InformationTechnology and Industry Engineering (2013) pp 1087-1094;EI (CA):20141217483713
(2)AMulti-Polynomial LFSR Based BIST Pattern Generator for pseudorandom testing. 2015 2nd International Conference on Information Science and ControlEngineering (2015) pp 568-572;EI (CA):20153201154643
(3)A data compression technique based onreversed leading bits coding and Huffman coding. Proceedings of the InternationalConference on Communications and Networking in China, Shanghai, China. IEEEComputer Society, 2015.437-441;EI (CA):20163202685112
(4)A VLIWDSP for communication applications. 2015 6th International Green andSustainable Computing Conference;EI (CA):20161602256005
(5)基于分治策略的加法器测试向量生成技术. 仪器仪表学报. 2016,37(5): 1172-1179;EI (JA):20162602543955.
(6)SWIFT: AComputationally-Intensive DSP Architecture for Communication Applications. Mobile Networks and Applications, Article in Press; EI: 20161802340218.
文件上传中...